یوه پوښتنه لرئ؟موږ ته زنګ ووهئ:+۸۶ ۱۳۹۰۲۶۱۹۵۳۲

پیژندنه PCIe 6.0

د PCI-SIG سازمان د PCIe 6.0 مشخصاتو معیاري v1.0 رسمي خوشې کول اعلان کړل، د بشپړیدو اعلان یې وکړ.

د کنوانسیون په دوام، د بینډ ویت سرعت دوه چنده دوام لري، تر 128GB/s (غیر مستقیم) په x16 کې، او له هغه وخته چې د PCIe ټیکنالوژي د بشپړ دوه اړخیزه ډیټا جریان ته اجازه ورکوي، د دوه اړخیزو لارو ټولټال 256GB/s دی.د پلان له مخې ، د معیاري خپرولو وروسته به له 12 څخه تر 18 میاشتو پورې سوداګریزې بیلګې شتون ولري ، کوم چې شاوخوا 2023 دی ، باید لومړی د سرور پلیټ فارم کې وي.PCIe 6.0 به د کال په پای کې په لومړي سر کې راشي، د 256GB/s د بینډ ویت سره

Y8WO}I55S5ZHIP}00}1E2L9

پخپله ټیکنالوژۍ ته بیرته، PCIe 6.0 د PCIe نږدې 20 کلن تاریخ کې ترټولو لوی بدلون ګڼل کیږي.په واضح ډول، PCIe 4.0/5.0 د 3.0 یو کوچنی تعدیل دی، لکه د 128b/130b کوډ کول د NRZ (نه بیرته راستنیدونکي ته صفر) پر بنسټ.

PCIe 6.0 د PAM4 نبض AM سیګنالینګ ته بدل شوی، 1B-1B کوډینګ، یو واحد سیګنال څلور کوډ کولو (00/01/10/11) حالتونه کیدی شي، د تیر دوه چنده، تر 30GHz فریکونسۍ ته اجازه ورکوي.په هرصورت، ځکه چې د PAM4 سیګنال د NRZ په پرتله ډیر نازک دی، دا د FEC فارورډ غلطی اصلاح کولو میکانیزم سره سمبال شوی ترڅو په لینک کې د سیګنال غلطۍ سم کړي او د معلوماتو بشپړتیا ډاډمن کړي.

1 (1)

د PAM4 او FEC سربیره، په PCIe 6.0 کې وروستی لوی ټیکنالوژي په منطقي کچه د FLIT (د فلو کنټرول واحد) کوډ کولو کارول دي.په حقیقت کې، PAM4، FLIT کومه نوې ټیکنالوژي نه ده، په 200G+ کې الټرا تیز رفتار ایترنیټ د اوږدې مودې لپاره پلي شوی، کوم چې PAM4 په لویه پیمانه وده کې پاتې راغلی دلیل یې دا دی چې د فزیکي پرت لګښت خورا لوړ دی.

برسېره پردې، PCIe 6.0 وروسته پاتې مطابقت لري.

1 (4)

PCIe 6.0 د دود سره سم د I/O بینډ ویت 64GT/s ته دوه چنده کولو ته دوام ورکوي، کوم چې د 8GB/s د PCIe 6.0X1 یو اړخیز بینډ ویت، د 128GB/s د PCIe 6.0 × 16 یو اړخیز بینډ ویت، او pcie×6.0×. 16 دوه طرفه بینډ ویت 256GB/s.PCIe 4.0 x4 SSDS، چې نن ورځ په پراخه کچه کارول کیږي، د دې کولو لپاره به یوازې PCIe 6.0 x1 ته اړتیا ولري.

PCIe 6.0 به د PCIe 3.0 په دوره کې معرفي شوي 128b/130b کوډ کولو ته دوام ورکړي.د اصلي CRC سربیره، دا په زړه پورې ده چې یادونه وکړو چې د نوي چینل پروتوکول د PAM-4 کوډ کولو ملاتړ هم کوي چې په ایترنیټ او GDDR6x کې کارول کیږي، د PCIe 5.0 NRZ ځای نیسي.ډیر ډیټا په ورته وخت کې په یو واحد چینل کې بسته کیدی شي ، په بیله بیا د ټیټ ځنډ ډیټا غلطۍ اصلاح میکانیزم چې د فارورډ ایرر سمون (FEC) په نوم پیژندل کیږي ترڅو د بینډ ویت زیاتوالی ممکن او د باور وړ کړي.

1 (5)

ډیری خلک شاید پوښتنه وکړي، د PCIe 3.0 بینډ ویت اکثرا نه کارول کیږي، PCIe 6.0 څه کارول کیږي؟د ډیټا لوږې غوښتنلیکونو د زیاتوالي له امله ، د مصنوعي استخباراتو په شمول ، د IO چینلونه د ګړندي لیږد نرخ سره په مسلکي بازار کې د پیرودونکو غوښتنه په زیاتیدونکي توګه رامینځته کیږي ، او د PCIe 6.0 ټیکنالوژۍ لوړ بینډ ویت کولی شي د محصولاتو فعالیت په بشپړ ډول خلاص کړي چې لوړ IO ته اړتیا لري. بینډ ویت د سرعت کونکي ، ماشین زده کړې او HPC غوښتنلیکونو په شمول.PCI-SIG هم هیله لري چې د مخ پر ودې موټرو صنعت څخه ګټه پورته کړي، کوم چې د سیمیک کنډکټرونو لپاره ګرم ځای دی، او د PCI-Special Interest Group د PCIe ټیکنالوژۍ نوې کاري ډله جوړه کړې ترڅو تمرکز وکړي چې څنګه په اتوماتیک کې د PCIe ټیکنالوژۍ پلي کول زیات کړي. صنعت، لکه څنګه چې د بانډ ویت لپاره د ایکوسیستم د غوښتنې زیاتوالی څرګند دی.په هرصورت، لکه څنګه چې مایکرو پروسیسر، GPU، IO وسیله او د ډیټا ذخیره کولی شي د ډیټا چینل سره وصل شي، PC د PCIe 6.0 انٹرفیس مالتړ ترلاسه کولو لپاره، د مور بورډ جوړونکي باید د کیبل تنظیم کولو لپاره ډیر احتیاط وکړي چې کولی شي د تیز سرعت سیګنالونه اداره کړي، او د چپسیټ جوړونکي هم اړتیا لري چې اړونده چمتووالی ونیسي.د انټیل ویاند له دې ویلو ډډه وکړه چې کله به د PCIe 6.0 ملاتړ په وسیلو کې اضافه شي ، مګر تایید یې کړه چې د مصرف کونکي الډر لیک او د سرور اړخ سیفایر ریپډز او پونټ ویچیو به د PCIe 5.0 ملاتړ وکړي.NVIDIA هم له ویلو ډډه وکړه کله چې PCIe 6.0 به معرفي شي.په هرصورت، د معلوماتو مرکزونو لپاره BlueField-3 Dpus دمخه د PCIe 5.0 ملاتړ کوي؛د PCIe Spec یوازې هغه دندې، فعالیت، او پیرامیټونه مشخص کوي چې په فزیکي پرت کې پلي کولو ته اړتیا لري، مګر دا نه مشخص کوي چې دا څنګه پلي کړي.په بل عبارت، جوړونکي کولی شي د PCIe فزیکي پرت جوړښت د دوی د خپلو اړتیاو او حقیقي شرایطو سره سم ډیزاین کړي ترڅو فعالیت ډاډمن کړي!د کیبل جوړونکي کولی شي ډیر ځای پلی کړي!

1 (2)


د پوسټ وخت: جولای 04-2023